- 제목
- 재구성 가능한 트랜지스터
- 출원인
- 연세대학교 산학협력단
- 공고일
- 2023.09.11
- 출원일
- 2022.04.15
- 게시글 내용
-
본 실시예에 의한 재구성 가능한 트랜지스터는: 채널이 형성되는 채널 영역 상부에 위치하는 게이트 스택; 상기 채널 영역과 전기적으로 연결되어 위치하는 소스 및 드레인; 상기 채널 영역 아래에 위치하는 도전형 결정 패턴; 상기 도전형 결정 패턴의 사이에 위치하는 절연막 패턴 및 상기 도전형 결정 패턴 및 상기 절연막 패턴의 하부에 위치하는 하부 전극을 포함한다.
- 첨부
- 공고전문PDF
- 자료출처 : KIPRIS (https://www.kipris.or.kr)
- 키워드(검색어)별, 발명자별 특허(기술), 공개특허 한정 검색 가능
- 연구분야별 비공개 특허(기술)은 지식재산권 담당자 별도 문의
- 지식재산권 담당자
- 관련 문의처
보유특허 검색 페이지 및 담당자 정보 안내 특허 출원인 (권리자) 전담부서 연락처 연세대학교 산학협력단 본교 산학협력단 지식재산팀 지식재산팀 양지혜 팀장
(02-2123-5138 / jh.yan@yonsei.ac.kr)연세대학교 원주산학협력단 원주산학협력단 기술경영팀 기술경영팀 오정환 팀장
(033-760-5251 ~ 5252 / WJDGHKSA@yonsei.ac.kr)